VIA воспользовалась проходящей в Сан-Хосе конференцией по встраиваемым процессорам для того, чтобы обнародовать некоторые подробности, касающиеся ее будущего процессора, ядро которого известно под кодом Esther. Процессор будет изготавливаться по 90нм технологии SOI на фабрике IBM. VIA рассчитывает, что C5J получится намного более производительным, чем предыдущие процессоры этой компании, сохраняя при этом скромные показатели энергопотребления. Ожидается, что на 1 ГГц потребляемая мощность составит 3,5 Вт, а диапазон рабочих частот процессоров с ядром Esther будет увеличиваться до 2 ГГц и более.
Ядро Esther содержит набор аппаратных функций обеспечения безопасности, получивших название VIA PadLock, которые ориентированы на ускоренное проведение защищенных коммерческих транзакций путем поддержки шифрования RSA и Secure Hashing (SHA-1 и SHA-256). Процессор будет также поддерживать технологию NX (no-Execute) – аппаратную защиту от атак, использующих переполнение стека. Программная поддержка этой функции должна появиться в подзадержавшемся Service Pack 2 к Windows XP.
Среди других усовершенствований, внесенных в ядро Esther, можно отметить поддержку FSB 800 МГц, инструкций SSE2/SSE3 и кэш L2 большего размера. www.3dchips-fr.com
Источник новости: 3DNews